FPGA portmap error (主時鐘錯誤) |
缺席
|
KSC
一般會員 發表:4 回覆:18 積分:4 註冊:2006-09-17 發送簡訊給我 |
在寫一個LCDmon的driver,
xilinx xc2s50e tq144-6,核心頻率40Mhz,P18輸入到GCK2 輸入後除頻,先除3再除2. 但不知為何出 error.之前做其它板或書的例子都沒這問題.... ERROR:MapLib:93 - Illegal LOC on IPAD symbol "clock_40Mhz" or BUFGP symbol "clock_40Mhz_BUFGP" (output signal=clock_40Mhz_BUFGP), IPAD-IBUFG should only be LOCed to GCLKIOB site. 請問各位為何會有這問題?怎樣解決? [code cpp] |
KSC
一般會員 發表:4 回覆:18 積分:4 註冊:2006-09-17 發送簡訊給我 |
P18輸入到GCK2,這兒應該是文件錯誤
轉用P52就解決了 ===================引 用 KSC 文 章=================== 在寫一個LCDmon的driver,
xilinx xc2s50e tq144-6,核心頻率40Mhz,P18輸入到GCK2 輸入後除頻,先除3再除2. 但不知為何出 error.之前做其它板或書的例子都沒這問題.... ERROR:MapLib:93 - Illegal LOC on IPAD symbol "clock_40Mhz" or BUFGP symbol "clock_40Mhz_BUFGP" (output signal=clock_40Mhz_BUFGP), IPAD-IBUFG should only be LOCed to GCLKIOB site. 請問各位為何會有這問題?怎樣解決? [code cpp] |
本站聲明 |
1. 本論壇為無營利行為之開放平台,所有文章都是由網友自行張貼,如牽涉到法律糾紛一切與本站無關。 2. 假如網友發表之內容涉及侵權,而損及您的利益,請立即通知版主刪除。 3. 請勿批評中華民國元首及政府或批評各政黨,是藍是綠本站無權干涉,但這裡不是政治性論壇! |